

## BLG 322E – Computer Architecture Assignment 4

Due Date: 25.04.2018, Wednesday, 22.00.

## **QUESTION:**

Three 3-wire DMACs (DMAC<sub>1</sub>, DMAC<sub>2</sub>, and DMAC<sub>3</sub>) are connected to the 68000-like processor over a bus arbiter (see lecture notes slide 5.23).

The CPU has the following properties.

- No Pipelining
- 16-bit Data Bus
- 4 cycles:
  - Instruction Fetch
  - Operand Fetch
  - o Execution
  - Operand Write
- Only execution cycle does not need memory.

The order of precedence is  $DMAC_1 > DMAC_2 > DMAC_3$ .

- a) Construct the truth table for the bus arbiter. BR<sub>i</sub> represents the BR output of the DMAC<sub>i</sub>, and BG<sub>i</sub> represents the BG input of the DMAC<sub>i</sub>.
- b) Write the minimized logic expressions for the outputs of the bus arbiter.
- c) DMAC<sub>1</sub> and DMAC<sub>3</sub> are in the cycle-stealing mode, and DMAC<sub>2</sub> is in the burst mode. All DMACs are programmed to transfer 10 words. Assume that DMAC<sub>1</sub>, DMAC<sub>2</sub> and DMAC<sub>3</sub> issue bus requests at the same time as the processor is in the instruction fetch cycle. Write step by step operations performed by the DMACs and the CPU from the beginning of the instruction fetch until the end of the completion of the first instruction.

**Submission**: You should type your name and student ID at the top of the paper. You must submit your homework through the Ninova system before the due date.

Late submissions are not accepted.

Assignments have to be made individually. If any plagiarism issue is detected, disciplinary regulations of the university are applied.

**Note**: If you have a problem about the homework, you may make contact with the responsible research assistant of the assignment (ozlem16@itu.edu.tr).



## BLG 322 – Bilgisayar Mimarisi Ödev 4

Teslim Tarihi: 25.04.2018, Çarşamba, 22.00

## SORU:

Üç adet 3 hatlı DMA denetçisi (DMAC<sub>1</sub>, DMAC<sub>2</sub> ve DMAC<sub>3</sub>) bir yol hakemi üzerinden 68000 benzeri bir işlemciye bağlanmıştır (Ders notları yansı 5.23'ü inceleyebilirsiniz).

Öncelik sıralaması DMAC<sub>1</sub> > DMAC<sub>2</sub> > DMAC<sub>3</sub> şeklindedir.

MİB aşağıdaki özelliklere sahiptir.

- İş hattı yok
- 16-bit veri hattı
- 4 çevrimli:
  - Komut alma
  - Operand alma
  - o Yürütme
  - Operand yazma
- Yalnızca yürütme çevriminde bellek kullanmamaktadır.
- **a)** Yol hakemi için doğruluk tablosunu oluşturunuz. BR<sub>i</sub>, DMAC<sub>i</sub>'in BR çıkışını; BG<sub>i</sub> ise DMAC<sub>i</sub>'in BG girişini temsil etmektedir.
- **b)** Yol hakeminin çıkışları için indirgenmiş mantıksal ifadeyi yazınız.
- c) DMAC<sub>1</sub> ve DMAC<sub>3</sub> çevrim çalma modunda, DMAC<sub>2</sub> ise blok atarımı modunda çalışmaktadır. Tüm denetçiler 10 sözcük aktaracak şekilde programlanmışlardır. İşlemci komut alma çevriminde iken, DMAC<sub>1</sub>, DMAC<sub>2</sub> DMAC<sub>3</sub> aynı anda yol isteği gönderdiğini varsayınız. Komut alma çevriminden başlayarak ilk komutun tamamlanmasına kadar denetçiler ve MİB tarafından yürütülen işlemleri adım adım yazınız.

Ödevin Teslimi: Adınızı ve öğrenci numaranızı kağıdın üst kısmına yazmalısınız. Ödevinizi teslim tarihinden önce Ninova sistemi aracılığıyla teslim etmelisiniz.

Geç teslim edilen ödevler kabul edilmeyecektir.

Ödevler tek kişiliktir. Kopya belirlenmesi durumunda kopyaya karışan tüm öğrenciler hakkında üniversitenin yönetmelikleri uyarınca disiplin işlemi uygulanır.

Not: Ödev hakkında bir sorununuz varsa ilgili ders yardımcısı ile iletişime geçebilirsiniz (ozlem16@itu.edu.tr).